借助FPGA在線修改能力,工程師隨時修改設計而不必改動硬件電路,大大縮短硬件設計時間;
用NIOSII 能添加功能模塊,定制專屬的芯片。FPGA能并發處理N路信號,因此信號不需要排隊,
在復雜的信號處理應用中非常占優勢,高速信號處理,視頻圖像處理。
1:狀態機設計掌握三種不同的狀態機寫法
2:復位設計異步復位與同步復位
3:時序分析掌握時序分析基礎;基于ISE的時序約束;基于Time Quest的時序分析
4:FPGA設計思想速度和面積互換原則;乒乓操作及串/并轉換設計;流水線設計;邏輯復制與模塊復用;模塊化設計;時鐘設計技巧
5:綜合項目一直流電機伺服控制系統;通過SPWM驅動三相逆變器,利用VERILOG硬件描述語言實現相應模塊控制三相交流電動機,以達到調整頻率命令進而調整電機轉速的目的
6:綜合項目二數碼相框項目;在項目經理指導下能夠實現色彩空間變換、VGA控制、視頻解壓縮處理及圖像FIR濾波器設計;掌握視頻降噪算法設計