ENCOUNTER平臺(tái)
Encounter平臺(tái)是基于90納米及其以下工藝,針對(duì)復(fù)雜、低功耗設(shè)計(jì)的,從RTL到GDSII
的完整設(shè)計(jì)環(huán)境。它囊括了納米級(jí)數(shù)字設(shè)計(jì)的一整套技術(shù),包括:綜合、測(cè)試、形式驗(yàn)
證、物理原型、信號(hào)完整性分析和時(shí)序、布局、設(shè)計(jì)約束管理、高良品率優(yōu)化、功耗優(yōu)
化等等。Encounter平臺(tái)提供了一個(gè)完整的設(shè)計(jì)流程:從RTL綜合及面向測(cè)試的設(shè)計(jì),通
過(guò)物理原型和層次分割,到終的時(shí)序及制造收斂,等等。它提供好的硅片質(zhì)量(時(shí)
序、面積、及線路功耗)、精確驗(yàn)證、SI監(jiān)控布線、及新的對(duì)高級(jí)65納米設(shè)計(jì)非常關(guān)
鍵的高良品率及低功耗設(shè)計(jì)能力。Encounter平臺(tái)可以提高您的生產(chǎn)力、簡(jiǎn)化設(shè)計(jì)復(fù)雜
度、并縮短產(chǎn)品的上市時(shí)間。
此次課程針對(duì)新版的Encounter 6.1的技術(shù)特點(diǎn)及應(yīng)用進(jìn)行講解,通過(guò)學(xué)習(xí)及上機(jī)練習(xí),您將運(yùn)用Encounter 6.1學(xué)習(xí):
- 運(yùn)用虛擬原型技術(shù)進(jìn)行設(shè)計(jì)布局規(guī)劃
- 自動(dòng)布局
- 掃描鏈重組
- 運(yùn)用試布線技術(shù)在設(shè)計(jì)早期階段估計(jì)芯片擁塞
- 寄生參數(shù)抽取及延時(shí)計(jì)算
- 時(shí)鐘樹(shù)綜合
- 設(shè)計(jì)層次化劃分及布局規(guī)劃
- 設(shè)計(jì)物理層次化劃分及時(shí)序規(guī)劃
- 功耗分析,電源網(wǎng)絡(luò)分布及電源分析
- 時(shí)序優(yōu)化和收斂
培訓(xùn)對(duì)象:
有0-1年設(shè)計(jì)經(jīng)驗(yàn)的數(shù)字IC設(shè)計(jì)工程師
預(yù)修知識(shí):
1. UNIX基礎(chǔ)
2. VERILOG HDL語(yǔ)言
3. CMOS集成電路設(shè)計(jì)基礎(chǔ)
4. TCL語(yǔ)言
課程內(nèi)容:
第一部分
綜述
RTL綜合
設(shè)計(jì)布局規(guī)劃
電源網(wǎng)絡(luò)規(guī)劃
自動(dòng)布局
掃描鏈優(yōu)化及重組
試布線分析
第二部分
寄生參數(shù)抽取及時(shí)序分析
時(shí)序優(yōu)化及收斂
時(shí)鐘樹(shù)綜合
電源網(wǎng)絡(luò)及特殊互連布線
設(shè)計(jì)層次化劃分
電源分析
|