帯隙基準電路設計
(東南大學集成電路學院)
一. 基準電壓源概述
基準電壓源(Reference Voltage)是指在模擬電路或混合信號電路中用作電壓基準的具有相對較高精度和穩定度的參考電壓源,它是模擬和數字電路中的核心模塊之一,在DC/DC,ADC,DAC以及DRAM等集成電路設計中有廣泛的應用。它的溫度穩定性以及抗噪性能影響著整個電路系統的精度和性能。模擬電路使用基準源,是為了得到與電源無關的偏置,或是為了得到與溫度無關的偏置,其性能好壞直接影響電路的性能穩定。在CMOS技術中基準產生的設計,著重于公認的“帯隙”技術,它可以實現高電源抑制比和低溫度系數,因此成為目前各種基準電壓源電路中性能佳、應用廣泛的電路。
基于CMOS的帯隙基準電路的設計可以有多種電路結構實現。常用的包括Banba和Leung結構帶薪基準電壓源電路。在綜合考慮各方面性能需求后,本文采用的是Banba結構進行設計,該結構具有功耗低、溫度系數小、PSRR高的特點,后使用Candence軟件進行仿真調試。
二. 帯隙基準電路原理與結構
1. 工作原理
帶隙基準電壓源的設計原理是根據硅材料的帶隙電壓與電源電壓和溫度無關的特性,通過將兩個具有相反溫度系數的電壓進行線性組合來得到零溫度系數的電壓。用數學方法表示可以為:,且。
1) .負溫度系數的實現
根據雙極性晶體管的器件特性可知,雙極型晶體管的基極-發射極電壓具有負溫度系數。推導如下:
對于一個雙極性器件,其集電極電流,其中,約為0.026V,為飽和電流。根據集電極電流公式,得到:
(2.1)
為了簡化分析,假設保持不變,這樣:
(2.2)
根據半導體物理知識可知:
(2.3)
其中b為比例系數,m≈?3/2,Eg為硅的帶隙能量,約為1.12eV。得到:
(2.4)
哪里有射頻培訓機構
|